Download List

프로젝트 설명

Confluence is a functional programming language for reactive system design, including FPGAs, ASICs, and hard-real-time software. Confluence system descriptions have a large information to linecount ratio. It is typically two to five times more compact than Verilog. Confluence can compile a single body of source code into to Verilog, VHDL, C, and NuSMV.

System Requirements

System requirement is not defined
Information regarding Project Releases and Project Resources. Note that the information here is a quote from Freecode.com page, and the downloads themselves may not be hosted on OSDN.

2005-02-18 05:43
0.10.3

이 릴리스는 C. 새로운 기능을 위도와 경도에서 컴파일 경로 수 있도록 초기 FNF C 모델의 발전기를 포함하고는 한 번에 여러 개의 시뮬레이션 모델을 실행 가능하게 새로운 시뮬레이터 데이터 구조, 그리고 디자인의 모든 계층라는 신호에 대한 액세스를 제공이 포함됩니다.이 또한 릴리스는 C, VHDL, NuSMV, 그리고 JHDL에 Verilog에서 경로를 제공 이카루스 Verilog FNF 발전기가 포함되어있습니다.
Tags: Major feature enhancements
This release includes the initial FNF C model generator that
enables a compilation path from Confluence to C. New
features include a new simulator data structure, which
enables
running multiple simulation models at once, and provides
access to all hierarchical named signals in a design.
This release also includes the Icarus Verilog FNF
generator, providing a path from Verilog to C, VHDL, NuSMV,
and JHDL.

2005-02-02 05:41
0.10.2

그것 JHDL, 자바 기반으로 하드웨어 설명 언어를 컴파 일할 수있는 새 코드 생성기를 추가합니다.
Tags: Major feature enhancements
Adds a new code generator that allows it to compile into JHDL, a Java-based hardware description language.

2005-01-09 10:57
0.10.0

이 릴리스에서는, 컴파일러 백엔드 FNF와, 언어 평가 및 모델은 세대 간의 깨끗한 파티션을 형성 통합되었습니다.
Tags: Major feature enhancements
In this release, the compiler backend was integrated with
FNF, forming a clean partition between language evaluation
and model generation.

Project Resources